Exploration des architectures des systemes multiprocesseur monopuce (MPSOCS) pour l'implantation du codeur H264.
Type doc. :
Langue :
Auteur(s) :
Année de soutenance:
Afficher le Résumé
L'évolution de la technologie des circuits intégrés a pennis de réaliser des systèmes de plus en plus complexes et même leur intégration sur une seule puce. Ces dernières la complexité ces de puces a augmentée années exponentiellement. La possibilité d'intégrer plusieurs processeurs sur la même puce présente un gain important, et amène au concept du système multiprocesseur sur puce " MPSoCs ". Cet aspect a pennis d'amplifier de manière significative la puissance de calcule fournie par ce type de puce. D'autre part, les applications de compression vidéo H264 sous contrainte d'exécution temps réel présentent des complexités de plus en plus élevées. C'est pourquoi, les architectures multiprocesseurs sur puce implémentant ces applications doivent être capables de supporter plusieurs fonctionnalités et de les mettre en reuvre. Dans cette mémoire, on va étudier les architectures multiprocesseurs monopuce, ensuite en implantant le codeur H264 sur une platefonne multiprocesseurs DSP CT3400.
| N° Bulletin | Date / Année de parution | Titre N° Spécial | Sommaire |
|---|
| Cote | Localisation | Type de Support | Type de Prêt | Statut | Date de Restitution Prévue | Réservation |
|---|---|---|---|---|---|---|
| 621.381 GAS TH C1 | BIB-Centrale / Thèses | interne | disponible |